设为首页
收藏本站
开启辅助访问
切换到窄版
登录
立即注册
首页
Portal
行业资讯
人才培育
求职招聘
智慧教育
人才之家
BBS
淘帖
Collection
分享
Share
搜索
搜索
行业资讯
集成电路
化合物IC
AI芯片
分立器件
新IC材料
行业政策
人才培育
政策法规
高等教育
职业教育
行业观察
行业指导
人才政策
热门领域
物联网IOT
人工智能
AI芯片
汽车电子
可穿戴电子
区块链
芯片制造
芯片杂谈
前端设计
MEMS
封装测试
版图设计
IC新材料
本版
文章
帖子
用户
芯片人才网
»
人才之家
›
芯片设计与制造
›
芯片杂谈
›
三星3nm及以下制程微缩层面技术细节曝光 ...
返回列表
发新帖
三星3nm及以下制程微缩层面技术细节曝光
[复制链接]
644
|
0
|
2021-1-14 08:39:33
|
显示全部楼层
|
阅读模式
近日,在日本东京举办的ITF论坛上,与ASML合作研发光刻机的比利时半导体研究机构IMEC公布了3nm及以下制程在微缩层面技术细节。
目前,ASML在3nm、2nm、1nm甚至Sub 1nm都已经做出了清晰的路径规划,据了解,1nm时代的光刻机在体积方面将会增加不少。
体积增加的主要原因是光学器件增大所致,洁净室指数也达到天花板。
据悉,在台积电、三星的7nm、5nm制造中已经引入了NA=0.33的EUV曝光设备,而在2nm后就需要更高分辨率的曝光设备,也就是NA=0.55。
现在,ASML已经完成了0.55NA曝光设备的基本设计(NXE:5000系列),预计将会在2022年实现商业化。
ASML目前在售的两款极紫外光刻机分别是TWINSCAN NXE:3400B和TWINSCAN NXE:3400C,预计3600D计划在明年年中出货,其生产效率将会提升18%。
本帖子中包含更多资源
您需要
登录
才可以下载或查看,没有帐号?
立即注册
x
回复
使用道具
举报
返回列表
发新帖
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
likaichuang1
371
主题
372
帖子
1355
积分
金牌会员
金牌会员, 积分 1355, 距离下一级还需 1645 积分
金牌会员, 积分 1355, 距离下一级还需 1645 积分
积分
1355
加好友
发消息
回复楼主
返回列表
芯片杂谈
FPGA|ASIC|IC前端设计论坛
集成电路生产/封装/工艺
MEMS(微机电系统)
封装设计
半导体新材料
EDA设计
版图设计
其他