设为首页
收藏本站
开启辅助访问
切换到窄版
登录
立即注册
首页
Portal
行业资讯
人才培育
求职招聘
智慧教育
人才之家
BBS
淘帖
Collection
分享
Share
搜索
搜索
行业资讯
集成电路
化合物IC
AI芯片
分立器件
新IC材料
行业政策
人才培育
政策法规
高等教育
职业教育
行业观察
行业指导
人才政策
热门领域
物联网IOT
人工智能
AI芯片
汽车电子
可穿戴电子
区块链
芯片制造
芯片杂谈
前端设计
MEMS
封装测试
版图设计
IC新材料
本版
文章
帖子
用户
芯片人才网
»
人才之家
›
芯片设计与制造
›
芯片杂谈
›
传2022年三星3纳米工艺将使用MBCFET技术
返回列表
发新帖
传2022年三星3纳米工艺将使用MBCFET技术
[复制链接]
700
|
0
|
2021-3-8 09:00:08
|
显示全部楼层
|
阅读模式
逻辑芯片产业正朝着晶体管结构的根本性变革迈进。今天的晶体管,称为FinFET,将会让位于被称为纳米片晶体管、多桥沟道FET和栅极全能晶体管的器件。除了制造性能更好、体积更小的晶体管的动力之外,纳米片还为电路设计增加了FinFET所缺乏的自由度。本月早些时候,在IEEE国际固态电路会议上,三星的工程师们展示了这种额外的灵活性是如何使片上存储单元的写入电压降低数百毫伏,从而有可能在未来的芯片上节省电力。
尽管中国台湾半导体制造公司(TSMC)计划在下一代工艺(3纳米节点)中继续使用FinFET,但三星还是选择了推出其版本的纳米片,即多桥沟道MOSFET(MBCFET)。在场效应晶体管(FinFET)中,沟道区(晶体管中电流流过的部分)是一个从周围硅中凸出的垂直fin。闸门覆盖在fin上,覆盖在fin的三个侧面,以控制流经通道的电流。纳米片用一堆水平的硅片代替了fin。
三星电子副总裁TaejoongSong在虚拟会议上告诉与会者:“我们已经使用FinFET晶体管大约10年了,但是在3纳米晶体管的周围我们使用的是栅极晶体管。”新的晶体管“提供高速、低功率和小面积”。
但是,正如早期的纳米片开发者在IEEESpectrum上解释的那样,新的器件结构增加了finfet所缺乏的设计灵活性。这里的关键是晶体管通道的“有效宽度”,即Weff。一般来说,在给定的电压下,更宽的通道可以驱动更多的电流通过,从而有效地降低其电阻。因为你不能改变FinFET中fin的高度,用今天的晶体管提高Weff的唯一方法就是在每个晶体管上增加更多的fin。所以用FinFET,你可以使Weff增加两倍或三倍,但不能增加25%或减少20%。然而,你可以改变纳米薄片器件的宽度,这样使用它们的电路就可以由具有各种特性的晶体管组成。
“最近,设计师们在(实现最高设备频率)和低功耗方面面临许多挑战,”Song说。“由于这种设计灵活性,SRAM…可以得到更大的改进。”
宋和他的团队利用这种灵活性来提高下一代SRAM的性能。SRAM是一种六晶体管的存储单元,主要用作处理器上的高速缓存,它也是逻辑芯片中最密集的部件之一。三星测试了两种方案来改善SRAM的写裕度,即切换电池状态所需的最小电压。该值一直处于压力下,因为芯片互连已缩小,其电阻已因此增加。
SRAM的六个晶体管可分为三对:通栅、上拉和下拉。在FinFET设计中,这三种类型的Weff是相等的。但是对于纳米片设备,三星团队可以自由地进行修改。在其中一处,他们把隘口和斜坡加宽了。在另一个洞里,他们把隘口变宽了,拉下去的通道变窄了。
目的是降低写入SRAM单元所需的电压,而不使单元变得如此不稳定以至于读取时可能会意外地翻转一点。他们提出的两种方案利用了这些宽度调整——特别是拓宽通栅晶体管相对于上拉晶体管的宽度——来达到一个SRAM单元,其写入电压比正常情况下低230毫伏。
三星预计将在2022年使用3纳米制程的MBCFET。
本帖子中包含更多资源
您需要
登录
才可以下载或查看,没有帐号?
立即注册
x
回复
使用道具
举报
返回列表
发新帖
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
|
立即注册
本版积分规则
发表回复
回帖后跳转到最后一页
likaichuang1
371
主题
372
帖子
1355
积分
金牌会员
金牌会员, 积分 1355, 距离下一级还需 1645 积分
金牌会员, 积分 1355, 距离下一级还需 1645 积分
积分
1355
加好友
发消息
回复楼主
返回列表
芯片杂谈
FPGA|ASIC|IC前端设计论坛
集成电路生产/封装/工艺
MEMS(微机电系统)
封装设计
半导体新材料
EDA设计
版图设计
其他