台积电解谜先进封装技术

[复制链接]
查看588 | 回复0 | 2021-2-23 08:55:15 | 显示全部楼层 |阅读模式
       先进封装大部分是利用「晶圆厂」的技术,直接在晶圆上进行,由于这种技术更适合晶圆厂来做,因此台积电大部分的先进封装都是自己做的。
      
       缩小电晶体的制程节点(七奈米、五奈米、三奈米)可以缩小芯片(Chip),缩小芯片可以缩小印刷电路板(PrintedCircuitBoardCB),而缩小印刷电路板就可以缩小电子产品的尺寸,因此制程节点是朝向愈来愈小的方向发展,但是先进制程发展到三奈米以下开始接近极限,一般认为「极紫外光」(ExtremeUltraviolet;EUV)的极限是一奈米,因此一奈米以下的制程发展会遇到瓶颈,该怎么办呢?
       什么是系统单封装(SysteminaPackage;SiP)?
       将数个功能不同的芯片(Chip)直接封装成具有完整功能的「一个」积体电路(IntegratedCircuit;IC),称为「系统单封装」(SysteminaPackage;SiP)。例如:将手机的处理器与记忆体(DoubleDataRateSDRAM;DDR)封装在一起,此时仍然是两个独立的芯片,只是封装在同一个外壳而已,比发展先进制程更简单,在某些特别的应用上甚至可以将被动元件、连接器、天线等一起封装进去,先进封装就是一种系统单封装技术。
       先进封装的前段与后段
       先进封装是指使用左右水平或上下垂直的方法将芯片堆叠起来,同时缩小积体电路的一种技术,可以再细分为前段与后段,如图一所示。
       立体封装前段(3DFrontEnd;3DFE):也就是积体电路内部的芯片堆叠技术,如何把许多晶片堆叠起来?又可以分为「晶片堆叠晶圆」(ChiponWafer;CoW)与「晶圆堆叠晶圆」(WaferonWafer;WoW)两种。
       立体封装后段(3DBackEnd;3DBE):也就是积体电路外部的导线分布技术,如何分布导线才方便接下来和印刷电路板(PCB)连接。
传统的封装都是在「封装厂」中进行,有点像是传统的精密机械工业,但是先进封装大部分是利用「晶圆厂」的技术直接在晶圆上进行,由于这种技术更适合晶圆厂来做,因此台积电大部分的先进封装都是自己做的。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

371

主题

372

帖子

1355

积分

金牌会员

Rank: 6Rank: 6

积分
1355